# Aula 19 - Máquina de Estados III

Prof. Dr. Emerson C. Pedrino DC/UFSCar emerson@dc.ufscar.br

#### Máquina de Mealy



#### Moore x Mealy

#### Moore

- As saídas só dependem do estado presente;
- As entradas só interferem no próximo estado;
- As saídas variam sincronamente;
- Resposta mais lenta ou inexistente a variações nas entradas.

#### Mealy

- As saídas dependem do estado presente e das entradas atuais;
- As entradas interferem no próximo estado e também na saída;
- As saídas variam assincronamente com as entradas;
- Resposta mais rápida a variações nas entradas.

#### Diagrama de Estados - Mealy



#### Exemplo 1 - Contador Crescente de Módulo 4



#### Moore ou Mealy?

- Em geral, a versão Mealy de um circuito sequencial será mais econômica de componentes físicos (hardware) do que a versão Moore;
- Como a saída depende da entrada, valores incorretos na entrada durante o ciclo de "clock" podem afetar a saída;
- Isso pode não ocorrer na versão Moore, pois alterações na saída e no estado só ocorrem na transição do "clock" (melhor sincronismo)

#### Problema do Detector de Sequência: "111"



#### Atribuição de Estados



#### Atribuição de Estados



### Tabela de Transição de Estados

| Entrada<br>X <sub>0</sub> | Estado Atual<br>Q <sub>1</sub> Q <sub>0</sub> | Próximo Estado<br>Y <sub>1</sub> Y <sub>0</sub> |
|---------------------------|-----------------------------------------------|-------------------------------------------------|
| 0                         | Α                                             | Α                                               |
| 0                         | В                                             | Α                                               |
| 0                         | С                                             | Α                                               |
| 1                         | Α                                             | В                                               |
| 1                         | В                                             | C                                               |
| 1                         | С                                             | С                                               |

# Atribuição de Estados

| Entrada<br>X <sub>0</sub> | Estado Atual<br>Q <sub>1</sub> Q <sub>0</sub> | Próximo Estado<br>Y <sub>1</sub> Y <sub>0</sub> |  |
|---------------------------|-----------------------------------------------|-------------------------------------------------|--|
| 0                         | 0 0                                           | 0 0                                             |  |
| 0                         | 0 1                                           | 0 0                                             |  |
| 0                         | 1 0                                           | 0 0                                             |  |
| 1                         | 0 0                                           | 0 1                                             |  |
| 1                         | 0 1                                           | 1 0                                             |  |
| 1                         | 1 0                                           | 1 0                                             |  |

# Síntese do Circuito Sequêncial

| Entrada<br>X <sub>0</sub> | Estado<br>Atual<br>Q <sub>1</sub> Q <sub>0</sub> | Próximo<br>Estado<br>Y <sub>1</sub> Y <sub>0</sub> | Flip-Flop 1  J <sub>1</sub> K <sub>1</sub> | Flip-Flop 0  J <sub>0</sub> K <sub>0</sub> |
|---------------------------|--------------------------------------------------|----------------------------------------------------|--------------------------------------------|--------------------------------------------|
| 0                         | 0 0                                              | 0 0                                                | 0 X                                        | 0 X                                        |
| 0                         | 0 1                                              | 0 0                                                | 0 X                                        | X 1                                        |
| 0                         | 1 0                                              | 0 0                                                | X 1                                        | 0 X                                        |
| 1                         | 0 0                                              | 0 1                                                | 0 X                                        | 1 X                                        |
| 1                         | 0 1                                              | 1 0                                                | 1 X                                        | X 1                                        |
| 1                         | 1 0                                              | 1 0                                                | X 0                                        | 0 X                                        |

#### FF1



# FF0



#### Tabela de Saída

| Entrada<br>X <sub>0</sub> | Estado Atual<br>Q <sub>1</sub> Q <sub>0</sub> | Saída<br>Z <sub>0</sub> |
|---------------------------|-----------------------------------------------|-------------------------|
| 0                         | 0 0                                           | 0                       |
| 0                         | 0 1                                           | 0                       |
| 0                         | 1 0                                           | 0                       |
| 1                         | 0 0                                           | 0                       |
| 1                         | 0 1                                           | 0                       |
| 1                         | 1 0                                           | 1                       |

#### Saída Z



# Circuito Final Detector de Sequência Mealy



#### Exercício 1 \*:)



#### Exercício 2 \*:)



#### Referências

- Taub, H. Circuitos Digitais e Microprocessadores, McGraw Hill, 1982.
- Nelson, V. P. et al. Digital Logic Circuit Analysis & Design, Prentice Hall, 1995.
- Vieira, M. A. C. Sel 0414 Sistemas Digitais, EESC-USP.